跳转到主要内容
--## 电子创新网图库均出自电子创新网,版权归属电子创新网,欢迎其他网站、自媒体使用,使用时请注明“图片来自电子创新网图库”,不过本图库图片仅限于网络文章使用,不得用于其他用途,否则我们保留追诉侵权的权利。 ##--

本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
judy 提交于
  • 创新的 Veloce CS 架构整合了硬件加速仿真、企业原型验证和软件原型验证,将验证和确认周期加快 10 倍,整体成本降低 5 倍

  • Veloce CS 可在所有平台复用,实现无缝迁移,将系统工作负载的执行和调试速度加快 10 倍

  • 模块化且可扩展的互连刀片安装方式,无需使用固定尺寸机箱,可为各种规模的设计提供硬件辅助工具

西门子数字化工业软件推出 Veloce™ CS 硬件辅助验证和确认系统。该系统融合了硬件仿真、企业原型验证和软件原型验证,并依托于两个先进的集成电路 (IC) ——用于硬件仿真的西门子专用 Crystal 加速器芯片,以及用于企业和软件原型验证的 AMDVersal™ Premium VP1902 FPGA 自适应 SoC。

Veloce CS.jpg

Veloce™ CS 包含三款新产品:

  • 用于硬件加速仿真的 Veloce™ Strato CS 硬件

  • 用于企业原型验证的 Veloce™ Primo CS 硬件

  • 用于软件原型验证的 Veloce™ proFPGA CS 硬件

Veloce CS 系统针对三个平台的一致性、速度和模块化而打造,支持的设计规模从 4000 万门电路扩展到超过 400 亿门。此外,Veloce CS 可根据每项任务的特殊要求选择合适的工具,以出色的可观测性和一致性高效运行整个系统的工作负载,以此加快项目收敛,并降低每个验证周期的成本。

为了实现这些能力,西门子与关键客户和合作伙伴共同开发了创新的硬件和统一的软件架构:

  • 与上一代 Veloce Strato 相比,Veloce Strato CS 的硬件加速仿真性能显著提高,最高可达 5 倍,同时还可保持完全的可观测性,支持能力从 4000 万门电路扩展到超过 400 亿门电路。

  • Veloce Primo CS 基于 AMD先进的 Versal Premium VP1902 FPGA,提供企业原型验证系统的高度一致性,同样可从 4000 万门电路扩展到超过 400 亿门电路。

  • Veloce Strato CS 和 Veloce Primo CS 可在相同的操作系统上运行,并能在不同平台之间无缝移动,显著加快启动、设置、调试和工作负载执行的速度。

  • Veloce proFPGA CS 同样基于 AMD 的VersalPremium VP1902 FPGA 自适应 SoC,打造高速、全面的软件原型验证解决方案,可从一个 FPGA 扩展到数百个。这种性能加上高度灵活的模块化设计,可以帮助客户显著加快固件、操作系统和应用程序的开发以及系统集成任务的执行。

Veloce CS 采用模块化刀片配置,符合现代数据中心对易安装、低功耗、优异的冷却性能和紧凑封装的要求。此外,Veloce proFPGA CS 解决方案还提供桌面实验室版本,可进一步提高使用灵活性。Veloce CS 可与 AMD EPYC™ HP DL385g11 服务器同步运行。

AMD 全球院士 Alex Starr 表示: “过去十年,SoC 和系统级设计的发展为行业带来了诸多变化,硬件辅助验证(HAV)也变得越来越重要。AMD 一直与西门子密切合作,将 AMD Versal Premium VP1902 纳入 Veloce Primo CS 和 Veloce proFPGA CS 系统,以提高整体的性能和可扩展性,Veloce CS 还能同时与加装了 AMD EPYC CPU 的 HP DL385 gen11 服务器配合运行,这既是西门子快速响应客户需求的体现,同时也表明了 Veloce 团队在持续不断地创新。”

此外,客户还可以使用全面的应用程序和解决方案组合,此类组合可在 Veloce CS 的三款新品中共用。

Arm 设计服务资深总监 Tran Nguyen 表示: “上市时间对于整个 Arm 合作伙伴生态而言都是至关重要的,我们需要为 IP 和 SoC 验证提供模块化、精细化和高效的工具。西门子的 Veloce 平台已经成为 Arm 在开发过程中不可或缺的一部分,我们也看到了 Veloce Strato CS 系统在硬件设计加速和软件开发方面将持续带来的优势。”

西门子数字化工业软件硬件辅助验证副总裁兼总经理 Jean Marie Brunet 表示:“Veloce CS 的三款产品提供了高度一致、快速、模块化的硬件辅助系统,能够同时满足硬件、软件和系统工程师的特定需求,助其释放能量,打造先进的电子产品。Veloce CS 的创新能力可为每项任务提供合适的工具,加快整个验证过程,降低总体拥有成本,提高盈利能力。”

Veloce Strato CS 系统现可供选定合作客户使用,其三个硬件平台计划于 2024 年夏季全面上市。Veloce CS 系统同时计划实现全面的云上部署。更多详情请访问:https://eda.sw.siemens.com

西门子数字化工业软件通过 Siemens Xcelerator 开放式数字商业平台的软件、硬件和服务,帮助各规模企业实现数字化转型。西门子的工业软件和全面的数字孪生可助力企业优化设计、工程与制造流程,将创新想法变为可持续的产品,从芯片到系统,从产品到制造,跨越各个行业,创造数字价值。Siemens Digital Industries Software - Accelerating transformation.

如需了解更多信息,请访问西门子中国网站:www.siemens.com.cn

敬请关注西门子中国官方微博http://weibo.com/siemens 和西门子媒体微信公众账号 “西闻进行时” (微信号xiwenjinxingshi)。

产品与工具

ACAP

ACAP(Adaptive Compute Acceleration Platform)是赛灵思(Xilinx)公司提出的概念,表示一种自适应计算加速平台。ACAP 是在 FPGA(可编程门阵列)的基础上演进而来的,结合了 FPGA 的灵活性和可编程性以及 ASIC(专用集成电路)的性能和效率。

ACAP 旨在应对多样化、动态性和高度定制化的计算需求。与传统的 FPGA 不同,ACAP 具有更高级别的自适应性,能够在运行时重新配置其硬件架构,以适应不同的工作负载。这种动态适应性使得 ACAP 在处理各种任务时能够更加高效地利用硬件资源。

解决方案

仿真与原型设计

FPGA(可编程门阵列)仿真与原型设计是在设计和验证数字电路时常用的方法。下面将简要介绍FPGA仿真和原型设计的基本概念:

FPGA仿真:
概念: FPGA仿真是通过软件工具模拟FPGA芯片上的电路行为,以验证设计的正确性。在仿真阶段,设计工程师可以评估电路的性能、时序、功耗等方面。

仿真工具: 常用的FPGA仿真工具包括ModelSim、VCS、XSIM等。这些工具允许设计工程师在计算机上运行仿真,观察信号波形,分析电路行为。

测试台构建: 在仿真中,通常需要构建测试台,即测试用例和输入数据,以验证设计在不同条件下的响应。

时序分析: 仿真工具可以提供时序分析,帮助设计工程师确保电路在不同工作条件下都满足时序要求。

FPGA原型设计:
概念: FPGA原型设计是将数字电路设计加载到FPGA芯片上,通过硬件验证电路的性能和功能。原型设计可以更准确地模拟实际硬件行为。

FPGA平台: 常用的FPGA平台包括Xilinx、Altera(现在是Intel FPGA)等。设计工程师将设计的RTL(寄存器传输级)代码综合到FPGA中。

验证: 在FPGA上验证设计的行为,包括逻辑功能、时序、接口等。通过实际硬件验证,可以检测到仿真中可能遗漏的问题。

调试: 在FPGA上进行调试,通过观察FPGA上的信号波形、使用硬件调试器等工具,解决设计中可能存在的问题。

FPGA仿真与原型设计的关系:
验证: 仿真是设计验证的一部分,而原型设计是验证的下一步,提供更接近实际硬件的环境。

调试: 仿真用于初步调试,但在原型设计中,设计工程师可以在真实硬件环境中调试问题。

性能评估: 仿真可以提供初步的性能估计,但原型设计更接近实际硬件,提供更准确的性能数据。

总体而言,FPGA仿真和原型设计是数字电路设计流程中不可或缺的两个环节,有助于确保设计的正确性、性能和可靠性。

精彩推荐

2026英伟达GTC大会专题

CES 2026(国际消费类电子产品展览会)专题

第四届南渡江智慧医疗与康复产业高峰论坛

第十五届松山湖中国IC创新高峰论坛

第四届滴水湖中国RISC-V产业论坛

Recent comments

  • 1873774516_516738
  • 2460440665_516737
  • 1457585548_516736
  • 780289498_516735
  • 2283262460_516734